2023年11月

文章编号:1000-7032(2023)11-2011-16

# 硅基量子点激光器研究进展

张 楠<sup>1\*</sup>,谢启杰<sup>1</sup>,纳全鑫<sup>1</sup>,骆登峰<sup>1,2</sup>,贾思琪<sup>1</sup>,王 恺<sup>2</sup> (1. 鹏城实验室,广东深圳 518055; 2. 南方科技大学电子与电气工程系,广东深圳 518055)

**摘要:**随着全球数据流量的不断增长,硅基光子集成电路已经成为高性能芯片内/芯片间光通信领域中一个 极具发展潜力的研究方向。然而,由于本征硅的发光效率极低,硅基片上光源成为光子集成电路中最具挑战 性的元器件。为了解决缺乏原生光源的问题,硅基集成的 III-V 族半导体激光器已经得到了广泛研究,该激光 器提供了优越的光学和电学性能。值得注意的是,在 III-V 族半导体激光器中使用量子点作为增益介质已经 引起了诸多关注,因为它具有多种优点,如对晶体缺陷的容忍度高、温度敏感度低、阈值电流密度低和反射灵 敏度低等。使用量子点的激光增益区在光子集成方面相比量子阱有许多改进。增益带宽可以根据需要进行 设计优化,并在整个近红外光范围内实现激射。量子态与周围材料的大能级分离使其获得了优异的高温性能 和亚皮秒时间尺度的增益恢复。本文从量子点材料及量子点激光器、基于晶圆键合技术、基于倒装键合技术、 基于直接外延生长技术等多个角度,综述了硅基 III-V 族半导体量子点激光器的最新研究进展,并对其未来前 景和挑战进行了探讨。

关键词: 硅光子学; 片上量子点激光器; 光子集成
 中图分类号: 0482.31; TN248.4
 文献标识码: A
 DOI: 10.37188/CJL.20230185

## **Research Progress on Silicon-based Quantum Dot Lasers**

ZHANG Nan<sup>1\*</sup>, XIE Qijie<sup>1</sup>, NA Quanxin<sup>1</sup>, LUO Dengfeng<sup>1,2</sup>, JIA Siqi<sup>1</sup>, WANG Kai<sup>2</sup>

(1. Peng Cheng Laboratory, Shenzhen 518055, China;

Department of Electrical and Electronic Engineering, Southern University of Science and Technology, Shenzhen 518055, China)
 \* Corresponding Authors, E-mail: zhangn06@pcl. ac. cn

**Abstract:** With the continuous growth of global data traffic, silicon-based photonic integrated circuits have become an up-and-coming solution in the field of high-performance intra-chip/inter-chip optical communications. However, due to silicon's extremely low intrinsic luminescence efficiency, on-chip light sources have become the most challenging components in photonic integrated circuits. To address the lack of native light sources, silicon-integrated  $\Pi - V$ semiconductor lasers have been extensively studied, which offer superior optical and electrical performance. Notably, using quantum dots as the gain medium in  $\Pi - V$  semiconductor lasers has garnered much attention due to several advantages, such as high tolerance to crystal defects, high temperature insensitivity, low threshold current density and low reflection sensitivity, *etc.* Using quantum dots in the laser gain region brings many improvements in photonic integration compared to quantum wells. The gain bandwidth can be designed to be optimized as needed and enable lasing over the entire near-infrared range. The large energy level separation between quantum states and the surrounding material gives them excellent high-temperature performance and sub-picosecond timescale gain recovery. This paper provides a comprehensive review of the latest research progress on silicon-based  $\Pi$ -V semiconductor quantum dot lasers from various perspectives, including quantum dot materials and quantum dot lasers based on wafer bonding technology, flip-chip bonding technology, and direct epitaxial growth technology, and discusses their prospects and challenges.

收稿日期: 2023-08-09;修订日期: 2023-08-27

基金项目:国家自然科学基金(62105173,62105174)

Supported by National Natural Science Foundation of China(62105173,62105174)

Key words: silicon photonics; on-chip quantum dot lasers; photonic integration

## 1引言

思科年度互联网报告回顾与预测了全球互联 网采用率、连接设备激增和网络性能,从2017年 到2022年,全球消费者互联网流量增长了四倍, 年复合增长率为31%,到2022年将达到每年4.8 泽字节(1 ZB=1.181×10<sup>21</sup>B),或每月 396 艾字节 (1 ZB=1 024 EB);预计到 2023年底,全球固定宽 带的平均速度将为110 Mbps<sup>[1]</sup>。不断增长的带宽 需求极大地挑战了信号处理系统,特别是在数据 中心和高性能计算系统中,高速、大带宽和低功耗 是至关重要的问题。面对这一飙升的全球需求, 研究者们正在努力开发更高的数据速率技术来处 理负载。然而,传统的硅基信息技术正逐渐饱和, 对极快的处理速度和巨大的数据容量的需求呈指 数级增长。如今,硅基晶体管的特征尺寸在摩尔 定律的要求下已经步入了5nm以下,进一步缩小 尺寸将带来短通道效应、高能耗、热耗散等一系列 瓶颈<sup>[2]</sup>。在该背景下,硅基光子集成电路(Si-PICs)被提出用于催化强大的新技术,其光学有源 和无源组件全部单片集成在一个芯片上,具有高 带宽密度、高能效和低延迟等优点。

Si-PICs 能够利用成熟的互补金属氧化物半 导体(CMOS)技术,并允许以低成本大规模生产, 形成了在半导体工业制造体系中的独特优势。基 于Si-PICs的应用,可将其从网络数据通信扩展到 传感技术,如车载激光雷达和生物传感器等;展望 未来的技术,则包括集成量子技术、光学计算、基 于人工智能(AI)的技术和神经网络光子学等。在 过去的几十年里,Si-PICs的关键组件取得了快速 发展,包括高性能硅基调制器、光电探测器和波 导。众所周知,激光器是传输数字信息流的收发 器中的核心元器件,但目前的速度还不够快。然 而,在过去二十年里,片上硅基激光器的不断发展 展示了先进的设计特征,这些特征有助于满足全 球对数据激增的需求。理想的片上硅基激光光 源应根据其应用情况满足上述需求。一般来说, 片上硅基光源的工作条件是:(1)电泵浦连续波 (CW)激光覆盖现代硅电子芯片,工作温度范围为 -40~85°C;(2)低能耗运行,输出功率足够高,每 千兆能耗低;(3)在电信和数据通信波段,如0波 段(~1310 nm)和C波段(~1550 nm),与现有光纤 网络无缝对接;(4)直接集成到兼容成熟 CMOS 加 工技术的硅基平台上进行大规模制造<sup>[4]</sup>。

虽然硅可以有效地传输、调制和探测光,但Ⅳ 族半导体的间接带隙结构使其不具有良好的发光 特性,硅光发射器的内量子效率仅有百万分之一。 因此,硅基片上光源是光子学集成中最具有挑战 性的元器件,长期以来一直是硅基 PICs 的最后一 个缺失的组成部分<sup>[5]</sup>。对集成激光光源的要求不 仅包括光功率、阈值、泵浦源、稳定性等激光性能 参数,还包括低成本、大批量生产。研究人员正试 图探索不同的方法将激光集成到硅上。早期,通 常采用片外Ⅲ-V光源,采用边缘耦合或倒装芯片 集成[67]。然而,这些方法限制了硅光子学的进一 步扩展。在过去的20年里,针对尺寸、成本和功 耗方面的优势,人们开发了各种技术来获得高效 的硅基激光器<sup>[8-9]</sup>。本世纪初的研究主要集中在用 于增强光发射的硅材料,后来在2010年代初转向 Ge,最近转向GeSn合金,因为直接带隙对于高效 的室温激光运行至关重要[10-11]。此外,可以在有源 层内掺杂稀土元素实现激光发射,这与掺稀土光 纤激光器的思路类似。掺稀土硅基激光器具有低 噪声、高热稳定性的优点<sup>[12]</sup>。与此同时,在硅上集 成成熟Ⅲ-V族激光光源的努力从2000年代中期 即已开始。异质集成方法包括晶圆键合和微转移 印刷,经过研发,后来已被商业化[13-14]。但是,异质 键合的方案受制于Ⅲ-V族衬底的使用,限制了成 本的进一步降低。利用直接异质外延生长法,在 硅上集成Ⅲ-V族半导体激光器的研究在2010年 代日益受到重视[5,7,15]。

在硅衬底上直接外延Ⅲ-V族材料的方式适 合大尺寸生长和大批量生产,是解决硅基光电集 成缺少核心光源的理想方案。借助成熟且性能优 异的Ⅲ-V族半导体激光器,特别是硅片上量子点 激光器,Si-PICs的发展不仅将彻底改变光通信系 统,还将彻底改变其他应用领域,如传感、成像、计 量、量子计算等<sup>[16-20]</sup>。但是,受限于Ⅲ-V族和硅材 料的极性不同、晶格失配和热膨胀系数差异,在硅 上直接生长Ⅲ-V族材料会出现反相畴、穿透位错 和微裂缝等材料缺陷问题,进而会对器件寿命和 工作性能产生严重影响<sup>[21]</sup>。该研究方向的发展是 由两个因素推动的。首先,量子点(Quantum dots, QDs)被证明对晶体缺陷更耐受,因此有望提高在 硅上生长的激光器的器件可靠性<sup>[22]</sup>。其次,设计 了新的生长方案──在硅上制备低穿透位错密度 甚至无穿透位错的 III-V族半导体<sup>[23-25]</sup>。同时,为 了发挥量子点在硅基半导体激光器中的独特优 势,在硅上集成量子点激光器,也已经开发出了三 种方法:芯片晶圆键合、倒装键合和直接外延生 长。上述集成方法通常都克服了其他集成方法的 一些问题,但仍面临各自独特的挑战<sup>[26]</sup>。本文将 综述基于以上三种方法的硅基 III-V族半导体量 子点激光器的最新研究进展,并对其未来前景和 挑战进行探讨。

### 2 量子点材料及量子点激光器

基于 Esaki 和 Tsu 于 1970 年在美国 IBM 公司 提出的超晶格理论, Arakawa 和 Sakaki 于 1982 年 在理论上首次预言了量子点激光器<sup>[27]</sup>,并对量子 限域作用和温度不敏感性都做了讨论;通过将量 子阱激光器置于强磁场中,实验验证了阈值电流 的三维约束效应。体材料半导体中的电子在三维 空间中自由移动,它们的能量分布由态密度和费 米-狄拉克分布函数决定。图1表示不同维度限制的 材料和对应的电子态密度函数关系。如果量子点的 最低两个分立量子能级的能量差大于几倍的kT(室 温约26 meV),那么就不会出现增益函数的热依赖 特性,因此也不存在激光发射波长的热依赖特性,从 而表现出极好的温度稳定性,不会导致因激光器随 工作温度升高而造成的性能退化<sup>[28]</sup>。在半导体激光 器中,随着温度的升高,费米-狄拉克分布函数发生 变化,导致增益谱的最大值(即峰值增益)减小。为 了保持激光发射条件,需要增加载流子密度,导致阈 值电流增加。如果电子被限制在三维纳米结构(即 量子点)中,由于空间分离,尽管费米子的性质不同, 但是所有的电子都可以被填充在相同的能级上。峰 值增益不会随温度的升高而显著降低,因此量子点 激光器的阈值电流对温度不敏感。另外,由于增益 谱窄,阈值电流密度本身在量子点激光器中也大大 降低。综上可知,在理论上量子点激光器相比于量 子阱激光器,可以获得更低的阈值电流密度,还能提 升半导体激光器的温度性能。



Fig.1 Scheme of semiconductor nanostructures evolution process for semiconductor lasers

### 2.1 量子点的优点

在半导体激光器的增益区使用量子点的五个 主要原因<sup>[29]</sup>:(1)较高的工作温度,(2)较低的线宽 增强因子和减小的线宽,(3)降低反射灵敏度,(4) 改善锁模,(5)降低对缺陷的敏感性。随着现代量 子点工程技术的出现,Ⅲ-V族半导体激光器可以 通过量子点独特的量子限域效应来进一步提高其 性能。纳米结构的半导体量子点被限制在德布罗 意波长量级的所有三个维度上,通常为7~70 nm<sup>[30]</sup>。由于载流子动量的限制,量子点中的所有 可用能态都以离散状态存在,这导致了类似于 Delta函数的态密度。因此,这种有效的载流子局 部化降低了电流密度,获得了比量子阱激光器更 低的阈值电流<sup>[22]</sup>。此外,量子化态密度中电子的 热能分布显著降低,这使得量子化态密度与其他 高维结构相比对温度不敏感。实验表明,在GaAs 衬底和Si衬底上的量子点激光器的最高工作温 度分别高达220℃和130℃<sup>[31-32]</sup>,远远超出了数据 通信和电信应用的要求。一般情况下,数据中心的典型工作条件是80℃左右。最后值得一提的是,InAs量子点的发射波长适合硅材料,避免了 硅波导的带边吸收<sup>[20]</sup>。

### 2.2 量子点的生长

量子点的概念在1982年首次从理论上提出 后<sup>[27]</sup>,直到1994年才通过Stranski-Krastanov(S-K) 生长方法报道了半导体量子点的实验验证[33]。虽 然当时并不清楚激光发射实际上是否归因于量子 点的增益,但该报告是朝着实现具有三维量子限 制效应的高性能量子点激光器迈出的关键一步。 在此之后,量子点激光也被世界上不同的研究小 组相继报道。S-K生长模式适用于晶格失配较 大、但表面能与界面能不是很大的异质结材料体 系。S-K生长由逐层生长开始,以二维层状生长 模式,在达到一定临界厚度时,外延生长由二维层 转变为三维岛状生长以松弛应变降低能量。在三 维岛状生长初期,形成的纳米量级尺寸的小岛周 围是无位错的。若用禁带宽度大的材料将其"包 裹"起来,小岛中的载流子则会受到三维限制,由 此形成的量子点形状通常是透镜形或截断的金字 塔形。在生长的单层量子点材料基础上,重复上 述生长过程,可以得到量子点超晶格结构。在量 子点超晶格结构中,每层量子点是垂直对准或是 斜对准,依赖于量子点层间隔势垒层的厚度,以及 量子点顶层应力的分布<sup>[34]</sup>。

量子点生长主要是通过外延沉积方法实现 的,如分子束外延(MBE)和金属有机气相外延 (MOVPE或 MOCVD)。为了实现自组装,需要大 幅度改变二维层生长所建立的生长条件。首先, 在外延层和衬底之间存在数个百分点的晶格不匹 配是先决条件。其次,与最好的量子阱生长相比, 必须显著降低生长温度。温度直接控制量子点特 性:较低的温度导致更大的密度和更小的尺寸,这 是由于生长表面上较短的原子扩散长度;而较高 的温度可能由于较大的晶格不匹配,导致出现三 维生长的缺陷层。对于量子点在半导体激光器中 的应用,为了增加增益材料的填充因子,应获得尽 可能大的量子点密度。与二维薄膜相比,任何量 子点结构的填充因子本质上都非常小。此外,这 些量子点也应该相当小,用以显示预期的量子局 域化效应,这两个特征都要求较低的生长温度。 总之,量子点生长温度具有一定的区间,较高和较 低都会对量子点的生长质量产生消极影响。

半导体激光器结构由许多外延层组成,其中 大多数都需要较高的生长温度才能获得最佳的材 料性能。为了在覆盖层的生长过程中不破坏量子 点,在沉积量子点后的生长温度应该保持在较低 的水平,直到外延层生长过程结束。这可能与其 他需求和设计规则相冲突,特别是对于高质量波 导层的生长或优化外部阻挡层的掺杂。因此,必 须特别注意量子点激光器外延生长过程中的温度 分布。

### 2.3 基于GaAs衬底的InAs量子点

GaAs上的InAs量子点已经成为自组装量子 点和半导体激光器的主要材料体系。由于GaAs 和InAs之间晶格失配约7.1%,可以很容易地建 立S-K生长模式。此外,通过形成三元合金In-GaAs,可以在大范围内调整失配,从而实现对应 变与自组装量子点发展之间相关性的基本研究。 最后,在量子点研究开始之前,这种材料体系已经 是大多数MBE设备的首选材料,而其他材料如磷 化物或氮化物则存在特殊的生长条件。

在研究早期,科学家们长期认为基于零维系 统材料的许多基本性质可以很容易地用量子点来 研究,量子点的外延生长就像量子阱一样容易。 当然,人们期望这种量子点激光器能显示出科学 家多年前预测的所有优异特性。然而,这些希望 并不能完全实现,特别是在研究生长温度高于低 温的设备时。这主要是由于固有的量子点密度大 小分布。另一个原因可能是有限的量子点电位深 度,电子和空穴态的量子化能变得相当大。此外, 这些量子点在压缩应变下生长,将载流子进一步 转移到更高的能级。载流子的热逃逸仍然是大多 数量子点激光器的主要问题之一,当器件温度升 高到300K或更高时,载流子的热逃逸会导致非 辐射损耗的大幅增加,从而导致阈值电流的大幅 增加。因此,一个非常高的接近无穷远的特征温 度作为基于零维材料的理想预期值,通常在低温 下测量而获得<sup>[35]</sup>,并不能在室温附近实现。生长 温度通常是最关键的参数,对于实现窄带光致发 光且具有高增益的量子点,其生长温度的最佳公 差应小于5℃。生长过程中的最佳温度与V/Ⅲ族 原子比有很强的耦合关系,因此它们必须一起优 化。其他通常采用的条件是使用As4代替As2,实 施生长中断<sup>[36]</sup>,以及"In-flush"步骤<sup>[37]</sup>,其中通过优

化覆盖层的厚度以及在580℃进行短暂退火来消除量子点的不均匀性。在In-flush之后,应保持较低生长温度,以尽量降低进一步的相互扩散,从而减少蓝移。该研究中的器件利用由In0.15Ga0.85As量子阱非对称地围绕InAs量子点组成的阱中量子点的有源区,其下面是2nm的"预层",顶部是5nm的"覆盖层"。这些功能层的生长条件对发射波长和非均匀展宽有很大的影响。

自组装量子点不仅仅是从二维和一维结构 (量子阱和量子线)上的三维到零维的逻辑步骤, 它们还可以被视为一种新型材料。在晶格不匹配 材料的正常二维薄膜生长过程中,薄膜在衬底上 以伪态应变生长且无缺陷,仅达到由内应变能定 义的临界厚度[38]。然后,该层通过形成高密度缺 陷而产生弛豫过程,并变得不适合大多数应用。 例如,将GaAs上Ga1-,In,As中的In含量x限制在 约15%以下,从而使激光器的发射波长限制在约 1100 nm以下。通过形成自组装量子点,可以克 服上述限制,将1300 nm 及以上的电信波长区域 开放给生长在 GaAs 上的材料。GaAs 是技术上发 展最好的半导体材料之一,因此也是化合物半导 体最重要的衬底之一。InAs量子点激光器被认 为是GaAs晶圆上最有前途的用于通信的半导体 激光技术, InGaAsN结构通过在InGaAs量子阱中 合金化少量氮来降低晶格失配引起应变。如今, 量子点激光器不仅在阈值电流或输出功率方面与 量子阱激光器竞争,而且还可以覆盖量子阱难以 达到的发射波长区域。

#### 2.4 量子点激光器在Si-PICs中的应用

Si-PICs有望成为量子激光器的主要应用领 域。由于安装大规模集成(Large-scale integration, LSI)电路芯片的硅光学中间体无法避免LSI产生 的热量,因此有必要集成在高温环境下也能工作 的激光光源。如前所述,使用可以在高温环境下 运行的量子点激光器,加上其自身的低功耗,为这 个问题提供了解决方案。在日本于2011年启动 的FIRST项目中,首次演示了通过混合倒装芯片 键合实现的集成量子点激光器阵列的硅光子中间 体。硅光子中间体在25~125 ℃的宽温度范围内 实现了12.5 Gbps的无差错传输和15 Tbps/cm<sup>2</sup>的 高传输带密度,无需对激光器、调制器和光电探测 器进行任何温度控制<sup>[39]</sup>。由于量子点激光器对光 反馈效应不敏感,从而可以在没有任何光学隔离 器的情况下实现硅光子芯片<sup>[40]</sup>。在这些成就的基础上,2017年日本成立了一家名为AIO-Core的公司,提供集成量子点激光器的5 mm<sup>2</sup>发射/接收硅光子芯片。

## 3 基于晶圆键合技术的硅基量子点 激光器

晶片键合是在硅衬底上形成量子点半导体激 光器的最有前途的方法之一。目前,已经有多种 键合技术(如金属扩散键合、直接分子键合和粘合 剂键合等)应用于硅基上的各种激光光源,包括法 布里-珀罗(FP)激光器、分布反馈(DFB)激光器、 微盘/环激光器、可调谐激光器、多波长激光器、锁 模激光器等,量子点半导体激光器也是其中之一。

### 3.1 金属扩散键合

金属扩散键合是在热和压力下将两个晶圆与 金属层结合在一起的方法。该方法受晶圆表面结 构和粗糙度的影响不大,并且可以使用中间金属 作为电极,因此备受关注。在金属层中存在光反 射的缺点,但同时具备金属条纹部分键合等结构 性解决方案。该键合技术基于键合界面处金属的 相互扩散,构筑固体金属层,有效地融合了两个初 始金属表面之间的原始键合界面。已有的金属扩 散键合技术中,最常见的是热压键合,即金属间扩 散发生在固相和固液相互扩散键合中,两种不同 相的金属相互扩散,最终形成固体金属化合物。

对于金属晶片键合,有报道采用 MOCVD 或 MBE方法在GaAs衬底上生长了InAs/GaAs量子 点激光器结构。形成的 InAs 量子点的面密度为 (4~6)×10<sup>10</sup>/cm<sup>2</sup>, InAs 量子点的层数为 5~10 层。 量子点有源层位于1.4 μm厚的 Al<sub>0.4</sub>Ga<sub>0.6</sub>As 覆盖 层之间,量子点的基态中心波长为1.27~1.30 µm。该研究在量子点激光器 GaAs 衬底上利用中 间金属AuGeNi/Au/AuGeNi,与AuGeNi金属层在 硅片上成功地实现了键合[41]。这种金属结合层利 用Au-Ge合金的低共熔点(280 ℃)提高了结合强 度和界面导电性。晶圆被切成1 cm<sup>2</sup>的面积。两 个晶圆在空气中接触,温度为300℃,单轴压力为 0.1 MPa, 接触时间为3h。然后在室温下用 H<sub>3</sub>PO<sub>4</sub>-H<sub>2</sub>O<sub>2</sub>(体积比3:7)选择性蚀刻去除GaAs衬 底。用HCl溶液去除 $Al_{0.7}Ga_{0.3}As$ 刻蚀停止层,然 后在结构的顶部和底部分别施加电极制备 FP 量 子点激光器。该器件由厚度为3.45 µm的双异质

结激光结构组成,通过厚度为380 nm的金属层结 合在Si衬底上。激光器的腔长为2.4 mm,宽为 100 μm,未使用高反射(HR)涂层。

#### 3.2 直接键合

直接键合是一种不使用中间金属和氧化物的 直接键合硅晶圆和激光晶圆的方法,该方法可以 通过异质界面获得电流通路,有利于Ⅲ-V族半导 体光源在Si衬底上的集成,所有键合工艺均可在 300℃或更低温度下进行,不会出现Si器件杂质 扩散等问题。这种硅光子光源集成工艺技术更适 合CMOS工艺。

在2012年,Tanabe等提出了一种直接熔合技 术<sup>[42]</sup>,通过异质界面能带工程来提供与掺杂浓度 相关的高导电性和透明性的异质结。这种直接键 合方法过程如下:(a)激光器和硅片上的光刻胶涂 敷;(b)切割激光器和硅片;(c)光刻胶去除(浸泡、 丙酮);(d)自然氧化物去除(湿法化学刻蚀,HF); (e)用于键合表面的臭氧灰化;(f)晶片键合;(g) GaAs衬底去除(湿法化学刻蚀,H<sub>3</sub>PO<sub>4</sub>+H<sub>2</sub>O<sub>2</sub>);(h) 去除 AlGaAs 刻蚀停止层(湿法化学刻蚀,HF)。 上述实验步骤中,GaAs(100)和Si(100)晶片的键 合表面涂有光致抗蚀剂,以保护这些表面免受划 线过程中产生的颗粒的影响。将晶片切成两块, 每块面积为1 cm<sup>2</sup>,用丙酮去除光致抗蚀剂并对粘 合表面进行脱脂。使用 HF 溶液去除 GaAs 和Si 晶片上的原生氧化物。两个管芯与对齐的(011) 边缘接触,这有利于激光制造中的切割过程。再 将GaAs/Si样品在300℃的空气环境中以0.1 MPa 的单轴压力退火3h。使用直流偏置源测量键合 GaAs/Si界面的*I-V*特性,并在键合GaAs/Si样品的 外表面施加AuGeNi/Au欧姆接触,获得在GaAs/Si 界面处一层厚度约为2nm的非晶层。在300℃下 形成了无金属和无氧化物的GaAs/Si欧姆异质结, 温度低到足以抑制活性材料的退化。此外,该研 究分别采用p-GaAs/p-Si和p-GaAs/n-Si键合的方 法,在硅衬底上制作了阈值电流密度很低的1.3 µm InAs/GaAs量子点激光器和AlGaAs/Si双结太 阳能电池。

虽然在硅上外延生长量子点已经取得了很大的进展,但功能器件将光子波导限制在 III-V层, 并且 Si 被简化为单纯的衬底。万雅婷等在 2021 年的报道中,解决了关于硅基外延激光器和硅光 子波导之间关系的一系列问题<sup>[43]</sup>。通过将先进的 硅光子学和优越的量子点材料结合起来,实现了 向高容量集成的转变,在硅上实现了创纪录的量 子点 DFB 激光器,并实现了与硅波导的高效光耦 合。整个层结构从上到下依次为(制造流程如图 2 所示<sup>[43]</sup>):500 nm 厚的 Al<sub>0.8</sub>Ga<sub>0.2</sub>As 层,用于腐蚀 停止的 500 nm 厚的 Al<sub>0.8</sub>Ga<sub>0.2</sub>As 层,用于腐蚀 停止的 500 nm 厚的 Al<sub>0.8</sub>Ga<sub>0.2</sub>As 层,200 nm 厚的 n-GaAs 层,1.4 μm 厚的下层 Al<sub>0.4</sub>Ga<sub>0.6</sub>As 包层,300 nm 厚的量子点有源区,中间夹着两个 30 nm 的 Al<sub>x</sub>Ga<sub>1-x</sub>As梯度层,150 nm 厚的 p-GaAs 层,以及抑



Fig.2 The preparation steps of a passively mode-locked DFB quantum dot laser on silicon<sup>[43]</sup>

制键合层缺陷扩展的10/10 nm GaAs/Al<sub>x</sub>Ga<sub>1-x</sub>As超 晶格区。在量子点晶片上沉积2 nm的Al<sub>2</sub>O<sub>3</sub>后, 采用O<sub>2</sub>等离子体辅助工艺进行晶片直接键合,然 后在100℃、1 Mpa的压力下进行18h的热处理以 提高键合强度。接下来,在NH<sub>4</sub>OH:H<sub>2</sub>O<sub>2</sub>的化学 溶液中去除衬底,停在500 nm的Al<sub>0.8</sub>Ga<sub>0.2</sub>As层, 然后用稀氢氟酸(≈2.5%)去除该层。在台面刻蚀 后,侧壁表面先用12 nm的Al<sub>2</sub>O<sub>3</sub>原子层沉积钝 化,然后覆盖500 nm厚的SiO<sub>2</sub>层,以完全隔离Pd/ Ti/Pd/Au和Pd/Ge/Pd/Au金属接触堆叠的光学模 式。在器件制造完成后,晶片被切开,通过机械抛 光无源硅来形成发射面。

#### 3.3 混合金属/有机粘合键合

一段时间以来,科研人员开发了一种采用金 属键合技术与粘合剂键合技术相结合的混合键合 技术。金属在键合界面处经过图案化处理后被选 择性地应用——提供电接触,再凭借其良好的导 热性进行晶片键合。此后,在键合界面处的间隙 填充基于有机高分子聚合物的粘合剂,例如热固 化聚合物。由此,两个晶圆通过加热固化完成键 合过程。这种混合有机/金属键合方法的一个例 子是金属键合和环氧树脂粘合剂键合的组合,即 通过共晶焊接预先键合晶圆之后,再将环氧树脂 注入到晶圆之间的间隙中。工艺过程如图3所 示<sup>[44]</sup>,键合过程从清洗SOI衬底和III-V芯片开始。 SOI清洁是通过将基底浸入标准清洁1(SC-1)溶 液中15 min进行的,该溶液包含体积比为1:1:5 的氨水(NH<sub>4</sub>OH)、过氧化氢(H<sub>2</sub>O<sub>2</sub>)和去离子水,

分别加热至70℃。在此之后,将 DVS-BCB:均三 甲基苯溶液旋涂到SOI基底上。然后将SOI基底 在150℃下烘烤10min,让均三甲基苯蒸发,然后 将基板缓慢冷却至室温。最后,将SOI安装在由 Pyrex 玻璃(1 200 μm厚, 100 mm 直径)制成的载 体晶圆上。同时,在键合之前,使用体积比为4:1 和1:1的HCl:H<sub>2</sub>O和H<sub>2</sub>SO<sub>4</sub>:H<sub>2</sub>O<sub>2</sub>:H<sub>2</sub>O溶液,通过 选择性湿法蚀刻去除Ⅲ-V晶圆/芯片上的InP/In-GaAs牺牲层。该过程从Ⅲ-V模具表面去除颗粒 和污染物。然后用去离子水冲洗Ⅲ-V芯片,干燥 并安装在 SOI芯片上。由于在所提出的方法中, 芯片在室温下接触,因此可以轻松地将单个芯片 拾取并放置到硅目标晶圆上。它们无需任何额外 工具即可以500 µm的精度手动对齐,或者可以使 用倒装芯片机更精确地放置。之后,承载晶圆上 的SOI衬底被安装在传送夹具上并被装载到晶键 合工具的处理真空室中。真空室被抽空(目标压 力 0.1 Pa) 并以 15 ℃/min 的 升 温 速 度 加 热 到 150 °C(10 min),同时对Ⅲ-V/SOI堆栈施加压力。 实际键合压力(Ⅲ-V裸片单位面积施加的力)保 持在 200~400 kPa 的范围内。在 150 ℃下对模具 施加压力10min后,温度升高至280℃,升温速度 为1.5 ℃/min。达到280 ℃后,模具在氮气气氛中 在该温度下保持60 min。固化后,粘合样品冷却 (以6~10 ℃/min)并从处理室中取出。然后通过 使用HCI的选择性湿法蚀刻去除Ⅲ-V裸片的InP 衬底,留下薄的Ⅲ-V薄膜,其功能层键合到SOI 裸片上,为进一步处理做好准备。这种混合高分





Fig.3 The developed "cold bonding" process<sup>[44]</sup>

子聚合物/金属键合在光子器件中得到有效应用, 特别是在将Ⅲ-V材料集成在SOI衬底上的情况 下,它具有良好的导热性以及与SOI衬底良好的 电接触的优点,通过金属接触/键合焊盘,使得底 层硅参与载流子的注入和有效的散热过程。

## 4 基于倒装键合技术的硅基量子点 激光器

芯片之间的倒装键合组装是系统封装和集成 的关键技术之一,该方法具有互连距离短、封装密 度高、寄生电阻小等优点<sup>[45]</sup>。目前的倒装连接技 术有焊料凸点倒装键合技术、热压倒装键合技术、 热压超声倒装键合技术等。倒装芯片提供了优越 的性能,并为具有高输入/输出性能的芯片提供了 一种具有成本效益的互连技术。对于倒装芯片安 装,需要接触凸点,以有效地将组件与基底的电、 机械和热连接起来。Au具有良好的导电性、导热 性和良好的延展性,适用于接触凸点。另一方面, Au沉积在 III - V 半导体上作为最终的金属化层, 为作为接触材料的Au提供了良好的兼容性。

热压键合是一种快速、简单、可靠的倒装芯片 焊接方法,它需要由可延展材料制成的触点,例如 由金线制成的凸起点,凸点位于基底或组件上。 另一方面,最好使用相同材料的扁平触点作为键 合材料。由于物质内部原子的热运动,当两个表 面相互接触时,原子会相互扩散。如果施加一定 的压力和温度,扩散过程将加剧,这就是热压键合 的原理。在不液化接触材料的情况下,热压键合 通过材料接触产生接头,提供可接受的机械强度、 稳定性以及良好的导电性[46]。倒装芯片工艺涉及 凸点下金属化,以防止焊料成分扩散到器件中,并 实现与芯片顶部金属层的良好粘合。焊料凸点可 以通过晶圆凸点工艺制造。焊料凸点的印刷和电 镀是两种常用的方法。常见的焊接材料包括共晶 SnPb、SnSb和SnAg。印刷技术可以很好地控制焊 料成分,并使各种焊料合金能够在晶圆上凸起。 印刷通常更便宜,但电镀可以最小化间距。在电 镀AuSn凸点的情况下,典型的凸点直径为30~ 100 µm, 高度为 30~60 µm; 可以实现直径为 20 μm 且最小间距为 50 μm 的凸点<sup>[47]</sup>。

热超声波键合是利用热声效应,将基板芯片 加热至100~150℃的摩擦焊接工艺。倒装芯片 的焊盘横向移动,与衬底芯片的焊料凸起接触,形 成特定的工作界面。超声波换能器施加的爆发力 被瞬间激活。与热压键合相比,热量仅在接触界 面产生,芯片内部不会产生热应力。热声键合通 常用于热敏材料。此外,所需的键合力比前者小 得多,芯片上几乎不产生机械压力应变,可以更好 地保护芯片不变形或碎裂。从上述倒装键合的原 理可知,目前对设备的可靠性、成本、性能以及体 积大小要求日益增高,多数情况下需要用到倒装 芯片键合以减小尺寸和提高性能。然而,倒装键 合技术也存在缺点:在芯片上制作凸点的设备,材 料价格昂贵,工艺复杂,良品率低于引线键合;键 合点在芯片下方,键合的可靠性需要额外的步骤 来检验;虽然凸点的制作方法众多,但是每种方法 都有各自的优势和不足,需要根据自己的应用需 求来选择凸点技术。因此,凸点技术的优化至关 重要,它关系到倒装键合的稳定性和成本[46]。

倒装键合的半导体激光器组装方法主要有两 种,一种是主动对准,另一种是被动对准。通过主 动对准,可以实现精确定位;但对准时间长,对准 位置难以确定。被动对准时间短、成本低,但是它 需要高精度对准。为了通过倒装键合技术将半导 体激光器被动对准到硅光子集成电路上,将半导 体激光器的出光端面精确对准硅波导是非常重要 的。图4(a)采用低成本硅光子集成的被动对准 方法,对半导体激光器进行装配。硅光子集成电 路制作完成后,制造了带有Si对准标记和Si基座 的半导体激光器安装台,如图4(b)所示<sup>[48]</sup>。首先, 为了形成波导面(图4(b-1)),通过干法刻蚀,将上 包层和覆盖层向下去除到Si衬底(图4(b-2))。其 次,通过干法刻蚀,将Si对准标记和Si基座图案 化到 Si 基底上(图 4(b-3))。最后,在 Si 基底上形 成电极(图4(b-4))。对准标记也制作在半导体激 光器芯片上。图4(c)显示了半导体激光器芯片 在安装台上的被动对准方法[49]。如该截面图所 示,通过基板透射光使用红外相机图像进行视觉 对准<sup>[50]</sup>。图4(d)是半导体激光器芯片上的标记与 安装台之间的对准图像调整示例。如图4(e)所 示,半导体激光器芯片和Si衬底之间的水平偏差 优于±0.5μm。垂直定位由Si基底制造过程确 定,垂直偏差优于±0.1 µm。

倒装键合技术可以实现晶圆级集成工艺,但 需要对用于异质集成的半导体激光器和硅光晶圆 器件进行特殊处理,如在硅光晶圆上制作用于高



- 图4 (a)采用被动对准技术的半导体激光器装配方法;(b)半导体激光器安装台制造工艺流程;(c)半导体激光器芯片在 安装台上的被动对准示意图;(d)半导体激光器芯片与半导体激光器安装台上标记物之间对准图像调整示例;(e) 半导体激光器与Si衬底之间测量的水平对准差<sup>[48-50]</sup>。
- Fig.4 (a) Laser assembly method using passive alignment technique. (b) Process flow of laser mounting platform manufacturing.
  (c) Schematic diagram of passive alignment of semiconductor laser chip on the mounting platform. (d) Example of alignment image adjustment between semiconductor laser chip and alignment marks on semiconductor laser mounting platform. (e) Horizontal alignment error measured between semiconductor laser and Si substrate<sup>[48-50]</sup>.

度对准的特殊结构、波导耦合结构以及激光器的 平坦化过程等,这些特殊工艺均会对最终产品良 率产生影响,限制了该技术的发展。片间和片上 倒装键合集成技术路线均依赖于高精度封装设 备,其对于设备机械对准精度要求达到 0.5 μm 量级,这导致该技术路线在高精密封装对准环节 的耗时增加,因此生产效率较低。目前,光电异质 集成的商业化应用仍停留在片间、片上混合集成 方案。片上异质集成方案具有高集成度、高生产 效率的优势,是光电异质集成的重要发展方向<sup>[51]</sup>。

## 5 直接外延生长的硅基量子点激 光器

直接在硅衬底上生长 Ⅲ-V 族半导体增益材 料<sup>[52-53]</sup>是键合技术之外的一种极具潜力且更经济 的解决方案,它不仅消除了对Ⅲ-V 族半导体晶圆 和复杂键合过程的需求,而且还提供了紧凑封装 和更好的散热等优势(如表1总结所示)。但是, 在Ⅲ-V 族半导体层与硅层界面处,还需要克服的 挑战包括晶格失配、热膨胀系数失配以及晶体极 性失配[54-55]。不匹配会导致缺陷,降低半导体激光 器的性能与良率。晶格常数的不匹配导致了螺纹 位错的形成。位错与作为非辐射复合中心的陷阱 态有关,因此降低了器件的内量子效率[54]。此外, 热膨胀系数的不匹配成为生长冷却过程中的一个 问题。在冷却至室温期间或之后,残余应变导致 裂纹的形成,从而影响器件的良率[56]。在生长后 冷却过程中,薄膜应力状态由压缩变为拉伸,热膨 胀系数是导致失配位错在有源区附近形成的重要 原因。在低穿透位错密度的激光器中,由于失配 位错与有源区的相互作用面积更大,因此失配位 错对器件可靠性的损害比穿透位错更大。为了对 抗失配位错,在有源区上下插入薄应变量子阱作 为捕获层,以阻止失配位错影响有源区[57]。利用 量子点有源区代替传统的量子阱,进一步推动了 这一研究领域的发展。高性能电泵浦量子点激光 器已经在硅基底上实现<sup>[58-59]</sup>。此外,Ⅲ-V和Si之 间的晶体极性不匹配导致反相畴,这种二维缺陷

| Tab. 1 Summary of quantum dot lasers integrated directly on silicon substrates |             |           |                          |               |                      |
|--------------------------------------------------------------------------------|-------------|-----------|--------------------------|---------------|----------------------|
| 增益介质                                                                           | 波长/nm       | 最大输出功率/mW | 阈值电流                     | 谐振腔           | 年份/参考文献              |
| InAs/GaAs                                                                      | ≈1 310      | >105      | 62. 5 A/cm <sup>2</sup>  | FP            | 2016 <sup>[58]</sup> |
| InAs/GaAs                                                                      | ≈1 285      | 43        | $425 \text{ A/cm}^2$     | $\mathbf{FP}$ | 2017[61]             |
| InAs/GaAs                                                                      | 1 240~1 340 | 0.5       | 12 mA                    | DFB           | 2018[62]             |
| InAs/GaAs                                                                      | ≈1 250      | 30        | $320 \text{ A/cm}^2$     | $\mathbf{FP}$ | 2018[63]             |
| InAs/GaAs                                                                      | ≈1 315      | 25        | 12. 5 mA                 | FP            | 2018[64]             |
| InAs/GaAs                                                                      | 1 220~1 270 | >30       | $370 \text{ A/cm}^2$     | FP            | 2019[65]             |
| InAs/GaAs                                                                      | 1 221~1 238 | 2.7       | 33 mA                    | FP            | 2019[66]             |
| InAs/InGaAs                                                                    | 1 285~1 338 | 4.4       | $440 \text{ A/cm}^2$     | DFB           | 2020[67]             |
| InAs/InGaAs                                                                    | 1 300       | 126.6     | 47.5 mA                  | FP            | 2022[24]             |
| InAs/GaAs                                                                      | 1 306       | 138       | $397 \text{ A/cm}^2$     | FP            | 2023 <sup>[68]</sup> |
| InAs/GaAs                                                                      | 1 313~1 377 | >100      | 654. 9 A/cm <sup>2</sup> | FP            | 2023[69]             |

表1 直接生长在硅基衬底上集成的量子点激光器总结

会产生局部电荷过量或缺乏,导致激光器的效率 下降<sup>[12,60]</sup>。

为了解决上述问题和挑战,2016年,伦敦大 学学院刘会赟教授团队研制了直接在硅衬底上生 长的连续波 InAs/GaAs 量子点激光器,通过将成 核层和位错过滤层与原位热退火相结合,在Ⅲ-Ⅴ 族半导体层中实现了10<sup>5</sup>/cm<sup>2</sup>量级的低密度螺纹 位错,其阈值电流密度低至62.5 A/cm<sup>2</sup>,室温输出 功率超过105 mW,工作温度高达120 ℃。他们收 集了超过3100h的连续波运行数据,给出了超过 100 158 h的外推平均寿命<sup>[58]</sup>。第二年,该课题组 报道了第一个在轴向Si(001)衬底上单片生长的 电泵浦连续 InAs/GaAs 量子点激光器,没有任何 中间缓冲层。采用 MOCVD 技术在 300 mm 标准 工业兼容的Si(001)衬底上首次制备了400 nm 无 反相畴外延GaAs薄膜,其表面均方根(RMS)粗糙 度为 0.86 nm。然后 通 过 MBE 在 无 反 相 畴 的 GaAs/Si衬底上生长出量子点激光结构,实现了 1.3 μm 的室温连续激光,阈值电流密度为425 A/ cm<sup>2</sup>,单面输出功率为43 mW。在脉冲工作下,实 现了高达102℃的工作温度,阈值电流密度为 250 A/cm<sup>2</sup>, 室温下单面输出功率超过130 mW<sup>[61]</sup>。 中国科学院物理研究所张建军团队采用同质外延 构建具有(111)晶面的"V"形孔洞结构,结合原位 异质外延,同样有效解决了硅基砷化镓晶格失配、 热失配和反相畴等问题[70]。此外,2020年,万雅婷 等也报道了在 CMOS 兼容的 Si(001) 衬底上生长 的量子点 DFB 激光器,实现了温度稳定的单纵模 工作,边模抑制比超过50dB,阈值电流密度为 440 A/cm<sup>2</sup>。该研究展示了 128 Gb/s 的单通道速率 和1.67 bps/Hz的净频谱效率,使用0频段中的五 个通道的总传输容量为640 Gb/s,有望应用于基于WDM 的收发器<sup>[67]</sup>。

在之前的研究报道中, MOCVD法是常用的 在硅上生长种子层或缓冲层的方法。然而,利用 MBE也可以直接生长出高质量的 InAs/GaAs 量子 点。Kwoen等的研究报道了第一个全过程使用 MBE 方法 直接在 Si(001) 上生长的电泵 浦 InAs/ GaAs量子点激光器<sup>[63]</sup>。该研究采用FP腔的量子 点激光器的阈值电流密度为320 A/cm<sup>2</sup>,单面最大 输出功率为30mW。实际上,在早期的报道中,有 很多对MBE生长条件的基础研究。Volz团队在 晶体生长之前准备了3英寸n型Si(001)衬底,这 些Si衬底的偏离角为+0.2°[71]。Si衬底表面有2 nm的天然氧化物,在用1%稀释的HF湿法蚀刻去 除氧化膜后,立即将其引入MBE真空室。湿法蚀 刻的Si衬底表面为疏水性。这些衬底在450℃的 真空室中脱气1h,然后将它们转移到沉积室,在 950 ℃的温度下对加热器进行 10 min 的热清洗。 在硅衬底上直接生长量子点激光器,主要由三部 分构成,如图5所示<sup>[50]</sup>。第一部分是在硅衬底上 生长包括种子层的缓冲层。第二部分是位错过滤 层,用于降低Ⅲ-V族半导体层和Si层之间的高位 错密度。第三部分是在 GaAs 衬底上生长相同的 量子点层。基于 MBE 生长, 刘会赟教授团队报道 了在硅上单片集成的低噪声量子点激光器[64],该 激光器在13.5 km长的标准单模光纤上实现了 25.6 Gb/s 的数据传输,相对强度噪声小于-150 dB/Hz。此外, 2019年, Kwoen 等还通过硅上的 MBE生长,报道了Si(001)上量子点激光器的高 温运行(>100℃)<sup>[65]</sup>。

除了通过捕获层调控有源层内的缺陷之外,



图 5 Si(001) 衬底上直接生长量子点激光器的外延结 构<sup>[50]</sup>

Fig.5 Epitaxial structure of directly grown quantum dot lasers on Si (001) substrates<sup>[50]</sup>

近年来还出现了其他解决方案。中国科学院半 导体研究所韦欣教授团队提出了一种简单的方 法来降低穿透位错密度——仅利用与目标 GaAs 组分不同的 GaAs 缓冲层, 而未采用复杂的位错 过滤层和中间缓冲层<sup>[68]</sup>。采用 MOCVD 的方法在 Si(001)上生长了一层不含反相畴界的2.5 μm厚 度的 GaAs 外延薄膜,其穿透位错密度为9.4×10% cm<sup>2</sup>。利用 MBE 系统在 GaAs/Si(001) 衬底上生长 出密度为 5.2×10<sup>10</sup>/cm<sup>2</sup>的 InAs/GaAs 量子点。以 上述方式制备的量子点激光器实现了单面室温 连续波输出功率为138 mW,其阈值电流密度为 397 A/cm<sup>2</sup>, 激射波长为1 306 nm。此外, Shang 和 Feng等报道了硅基底沟槽中的量子点激光器,该 激光器在与SiN和Si波导紧密相邻的300mm硅 光子晶片上制备而成<sup>[24,72]</sup>。该研究在 20 ℃ 时得 到的最大双面输出功率为126.6 mW,连续激光 运行温度高达60℃。图6所示为制备流程图<sup>[72]</sup>, 在两个平台上成功制备了边发射脊波导的量子 点激光器并对其进行了表征。为了进一步证明 通过片上耦合将沟槽内的激光器与平面内 Si 波 导集成在一起的潜力,研究团队还首次提出了一 种窄沟槽的量子点激光器,该激光器实现了与同 一样品上相邻的Si波导耦合。



- 图 6 300 mm Si上直接MBE生长的量子点激光器及电泵浦边发射脊波导激光器制备流程图。上图为平面硅模板的制备 和边发射激光器的制备流程;下图显示了用于边发射激光器和片上集成的具有紧凑沟槽图案模板的量子点激光器 的制备流程<sup>[72]</sup>。
- Fig.6 The process flow diagram for the fabrication of quantum dot lasers directly grown on 300 mm Si by MBE, as well as edgeemitting ridge waveguide lasers with electrical pumping. The top diagram illustrates the preparation of planar silicon templates and the fabrication process of edge-emitting ridge waveguide lasers. The bottom diagram demonstrates the fabrication process for edge-emitting lasers and on-chip integrated quantum dot lasers with a compact groove pattern template<sup>[72]</sup>.

量子点不仅可以降低对非辐射复合缺陷的敏 感性<sup>[73]</sup>,从而降低硅光子学的进入门槛,而且还提 供了许多有利于光子集成电路的独特特性。在硅 上生长的量子点器件已经取得了长足的进步,表 现出高温稳定性<sup>[74]</sup>、低阈值运行和低反射灵敏度 等<sup>[75]</sup>。由于硅基激光器缺陷管理方面的进展和有 源区的创新,在与CMOS兼容的硅基器件上,通过 MBE生长的量子点激光器在80℃的恒流偏置下 的外推寿命已经超过22年<sup>[76]</sup>。近期,中国科学院 半导体研究所杨涛研究员团队报道了直接在轴向 Si(001) 上生长的超高热稳定性 1.3 µm InAs/ GaAs量子点激光器,其连续波工作温度达到了创 纪录的150℃<sup>[69]</sup>。采用优化的MBE三步生长方 法,首次制备出了低穿透位错密度为4.3×10°/cm<sup>2</sup> 的GaAs缓冲层。然后,在低穿透位错密度的硅基 GaAs缓冲层上生长了8层p型调制掺杂的量子点 激光结构,以提高器件的温度稳定性。结果表明, 在10~75℃和10~140℃的宽温度范围内,量子点 激光器具有超高温稳定性,其特征温度分别为  $T_0=\infty$ 和 $T_1=\infty$ 。量子点激光器的最大连续工作温 度可达150℃,脉冲工作温度可达160℃。该量子 点激光器在85℃和125℃时的连续波饱和功率分 别为50mW和19mW。这项工作展示了硅基直接 外延量子点激光器在实现低功耗、小型化和低成本 硅光子芯片方面的应用潜力。此外,中国科学院物 理所张建军团队和上海交大苏翼凯团队合作采用 直接外延生长的方式,在SOI沟槽内实现了高性能 Ⅲ-V族量子点激光器的生长和制备,并首次实现 了SOI基沟槽内激光器与光波导的水平耦合[77-78]。

### 6 总结与展望

本文综述了硅基Ⅲ-V族半导体量子点激光 器的最新研究进展。由于量子点的优越性能和优 化的生长方法,在硅基衬底上键合/生长的高性能 FP、DFB和锁模边发射激光器已经得到了广泛研 究,而且在寿命、阈值、功率、边模抑制比等方面的 性能与在Ⅲ-V族半导体的原生衬底上制备的激 光器相当。由此可知,硅基量子点激光器足以作 为硅基光子集成电路的片上光源。虽然近年来硅 基量子点激光器已经取得了较大发展,但是为了 满足更多的实际应用,仍然面临许多挑战,也存在 一些问题亟待解决:(1)持续优化硅基片上量子点 增益介质集成技术:由于硅基片与传统的Ⅲ-V族 化合物半导体材料之间晶格不匹配,导致了在硅 基片上实现高质量的量子点材料的挑战。通过键 合进行异质集成是目前商业上可行的方法,因为 它提供了最佳的器件性能,并完美地结合了Ⅲ-V

族化合物半导体和Ⅳ族半导体的优点。然而,晶 圆键合和倒装键合都不是整体集成方法,它们是 短期应用的完美候选者,而从长远来看,应该开发 用于高密度集成 Si-PICs 的单片解决方案。因此, 需要继续优化适用于硅基片的高质量量子点材料 和生长技术。对于Si上Ⅲ-V族激光的选择性异 质外延,重点应进一步增加外延Ⅲ-V族材料的尺 寸,以减少金属接触引起的光学损耗。(2)与其 他材料和元件集成:对于实际应用,需要将量子点 激光器与芯片上的其他材料或元件集成,例如铌 酸锂、二维材料、氮化硅等材料,以及波导、调制器 和探测器等元件。来自硅基激光器的光必须有效 地耦合到硅波导中,这是硅上Ⅲ-V族激光器的全 面异质外延中最紧迫的问题,因为减少缺陷所需 的很厚的缓冲层严重阻碍了光与硅波导的接口耦 合。目前,Si-PICs与其他先进异质光子器件的集 成仍处于研发初级阶段。在未来的研究中,需要 对主被动耦合和协同集成进行更多的研究。(3) 制造成本和可扩展性:在工业化生产中,制造成本 和可扩展性是非常重要的考虑因素。目前,硅基 片上量子点激光器的制造成本较高,需要进一步 优化生产工艺以降低成本并实现高质量的量产。 硅上光源的生长和制造应与标准硅光子代工厂的 现有工艺兼容,需要在Si/SOI晶圆上生长有源增 益材料,并有效控制污染和进行热管理。(4)波 长范围限制:目前硅基片上量子点激光器主要集 中在近红外和可见光波段,而在其他波长范围内 的量子点激光器研究相对较少,拓展硅基片上量 子点激光器的波长范围是一个具有挑战性的任 务。尽管硅基片上量子点激光器面临一些挑战和 瓶颈,但通过不断的研究和技术创新,相信这些问 题将逐步得到解决,推动硅基片上量子点激光器 的发展和应用。

本文专家审稿意见及作者回复内容的下载地址: http://cjl. lightpublishing. cn/thesisDetails#10. 37188/ CJL. 20230185.

## 参考文献:

- [1] Cisco. Cisco annual internet report (2018–2023) white paper [R]. San Jose, CA: Cisco, 2020.
- [2] TANG Z L, CHEN S L, LI D, et al. Two-dimensional optoelectronic devices for silicon photonic integration [J]. J. Materiom., 2023, 9(3): 551-567.
- [3] WEISS P. Pushing the data capacity limit with lasers on silicon [J]. Engineering, 2019, 5(5): 824-825.

- [4] YANG J J, TANG M C, CHEN S M, et al. From past to future: on-chip laser sources for photonic integrated circuits
  [J]. Light. Sci. Appl., 2023, 12(1): 16.
- [5] LIANG D, BOWERS JE. Recent progress in lasers on silicon [J]. Nat. Photonics, 2010, 4(8): 511-517.
- [ 6 ] URINO Y, USUKI Y, FUJIKATA J, et al. High-density optical interconnects by using silicon photonics [C]. Proceedings of SPIE 9010, Next-generation Optical Networks for Data Centers and Short-reach Links, San Francisco, USA, 2014: 901006.
- [7] SHIMIZU T, HATORI N, OKANO M, et al. High-density hybridly integrated light source with a laser diode array on a silicon optical waveguide platform [C]. Integrated Photonics Research, Silicon and Nanophotonics 2012, Colorado Springs, 2012: ITu4B. 5.
- [ 8 ] FANG Z, CHEN Q Y, ZHAO C Z. A review of recent progress in lasers on silicon [J]. Opt. Laser Technol., 2013, 46: 103-110.
- [9] ZHOU Z P, YIN B, MICHEL J. On-chip light sources for silicon photonics [J]. Light. Sci. Appl., 2015, 4(11): e358.
- [10] BUFFOLO M, DE SANTI C, NORMAN J, et al. A review of the reliability of integrated IR laser diodes for silicon photonics [J]. Electronics, 2021, 10(22): 2734.
- [11] WIRTHS S, BUCA D, MANTL S. Si-Ge-Sn alloys: From growth to applications [J]. Prog. Cryst. Growth Charact. Mater., 2016, 62(1): 1-39.
- [12] LI N X, CHEN G Y, NG D K T, et al. Integrated lasers on silicon at communication wavelength: a progress review [J]. Adv. Opt. Mater., 2022, 10(23): 2201008.
- [13] KOMLJENOVIC T, DAVENPORT M, HULME J, et al. Heterogeneous silicon photonic integrated circuits [J]. J. Lightwave Technol., 2016, 34(1): 20-35.
- [14] ZHANG J, MULIUK G, JUVERT J, et al. III V -on-Si photonic integrated circuits realized using micro-transfer-printing [J]. APL photonics, 2019, 4(11): 110803.
- [15] WANG T, LIU H Y, LEE A, et al. 1.3-μm InAs/GaAs quantum-dot lasers monolithically grown on Si substrates [J]. Opt. Express, 2011, 19(12): 11381-11386.
- [16] SILVERSTONE J W, WANG J, BONNEAU D, et al. Silicon quantum photonics [C]. 2016 International Conference on Optical MEMS and Nanophotonics (OMN), Singpore, 2016: 1-2.
- [17] SUBRAMANIAN A Z, RYCKEBOER E, DHAKAL A, et al. Silicon and silicon nitride photonic circuits for spectroscopic sensing on-a-chip [Invited] [J]. Photon. Res., 2015, 3(5): B47-B59.
- [18] ROGERS C, PIGGOTT A Y, THOMSON D J, et al. A universal 3D imaging sensor on a silicon photonics platform [J]. Nature, 2021, 590(7845): 256-261.
- [19] CODDINGTON I, SWANN W C, NENADOVIC L, et al. Rapid and precise absolute distance measurements at long range [J]. Nat. Photon., 2009, 3(6): 351-356.
- [20] CAO V, PARK J S, TANG M C, et al. Recent progress of quantum dot lasers monolithically integrated on Si platform [J]. Front. Phys., 2022, 10: 839953.
- [21] ZHOUZC, OUXP, FANGYT, et al. Prospects and applications of on-chip lasers [J]. elight, 2023, 3(1): 1.
- [22] LIU A Y, SRINIVASAN S, NORMAN J, et al. Quantum dot lasers for silicon photonics [Invited] [J]. Photon. Res., 2015, 3(5): B1-B9.
- [23] HAN Y, LAU K M. III-V lasers selectively grown on (001) silicon [J]. J. Appl. Phys., 2020, 128(20): 200901.
- [ 24 ] SHANG C, FENG K Y, HUGHES E T, et al. Electrically pumped quantum-dot lasers grown on 300 mm patterned Si photonic wafers [J]. Light. Sci. Appl., 2022, 11(1): 299.
- [25] SHANG C, BEGLEY M R, GIANOLA D S, et al. Crack propagation in low dislocation density quantum dot lasers epitaxially grown on Si [J]. APL Mater., 2022, 10(1): 011114.
- [26] HAN Y, PARK H, BOWERS J, et al. Recent advances in light sources on silicon [J]. Adv. Opt. Photon., 2022, 14 (3): 404-454.
- [ 27 ] ARAKAWA Y, SAKAKI H. Multidimensional quantum well laser and temperature dependence of its threshold current
  [ J]. Appl. Phys. Lett., 1982, 40(11): 939-941.
- [28] 陈鹏, 刘育梁. 量子点激光器 [J]. 微纳电子技术, 2005, 42(7): 311-317. CHEN P, LIU Y L. Quantum dot laser [J]. Nanoelectr. Dev. Technol., 2005, 42(7): 311-317. (in Chinese)

- [29] NORMAN J C, MIRIN R P, BOWERS J E. Quantum dot lasers: History and future prospects [J]. J. Vac. Sci. Technol. A, 2021, 39(2): 020802.
- [ 30 ] MITIN V V, KOCHELAP V A, STROSCIO M A. Introduction to Nanoelectronics: Science, Nanotechnology, Engineering, and Applications [M]. Cambridge: Cambridge University Press, 2007.
- [31] NISHI K, TAKEMASA K, SUGAWARA M, et al. Development of quantum dot lasers for data-com and silicon photonics applications [J]. *IEEE J. Sel. Top. Quantum Electron.*, 2017, 23(6): 1901007.
- [ 32 ] YANG J J, LIU Z Z, JURCZAK P, et al. All-MBE grown InAs/GaAs quantum dot lasers with thin Ge buffer layer on Si substrates [J]. J. Phys. D: Appl. Phys., 2021, 54(3): 035103.
- [ 33 ] KIRSTAEDTER N, LEDENTSOV N N, GRUNDMANN M, et al. Low threshold, large T<sub>o</sub> injection laser emission from (InGa) As quantum dots [J]. Electron. Lett., 1994, 30(17): 1416-1417.
- [34] 宁永强,王立军.半导体量子点激光器的发展 [J]. 光机电信息,2002(4):26-30.
  NING Y Q, WANG L J. The development of semiconductor quantum dot lasers [J]. Ome Inf., 2002(4):26-30. (in Chinese)
- [ 35 ] SEBALD K, MICHLER P, GUTOWSKI J, et al. Optical gain of CdSe quantum dot stacks [J]. Phys. Status Solidi (A), 2002, 190(2): 593-597.
- [ 36 ] MUKHAMETZHANOV I, WEIZ, HEITZ R, et al. Punctuated island growth: An approach to examination and control of quantum dot density, size, and shape evolution [J]. Appl. Phys. Lett., 1999, 75(1): 85-87.
- [ 37 ] WASILEWSKI Z R, FAFARD S, MCCAFFREY J P. Size and shape engineering of vertically stacked self-assembled quantum dots [J]. J. Cryst. Growth, 1999, 201-202: 1131-1135.
- [ 38 ] MATTHEWS J W, BLAKESLEE A E. Defects in epitaxial multilayers: I. Misfit dislocations [J]. J. Cryst. Growth, 1974, 27: 118-125.
- [ 39 ] URINO Y, HATORI N, MIZUTANI K, et al. First demonstration of athermal silicon optical interposers with quantum dot lasers operating up to 125 C [J]. J. Lightwave Technol., 2015, 33(6): 1223-1229.
- [40] MIZUTANI K, YASHIKI K, KURIHARA M, et al. Optical I/O core transmitter with high tolerance to optical feedback using quantum dot laser [C]. 2015 European Conference on Optical Communication (ECOC), Valencia, 2015: 1-3.
- [41] TANABE K, GUIMARD D, BORDEL D, et al. Electrically pumped 1.3 μm room-temperature InAs/GaAs quantum dot lasers on Si substrates by metal-mediated wafer bonding and layer transfer [J]. Opt. Express, 2010, 18(10): 10604-10608.
- [42] TANABE K, WATANABE K, ARAKAWA Y. Ⅲ-V/Si hybrid photonic devices by direct fusion bonding [J]. Sci. Rep., 2012, 2(1): 349.
- [43] WAN Y T, XIANG C, GUO J, et al. High speed evanescent quantum-dot lasers on Si [J]. Laser Photon. Rev., 2021, 15(8): 2100057.
- [44] KEYVANINIA S, MUNEEB M, STANKOVIĆ S, et al. Ultra-thin DVS-BCB adhesive bonding of Ⅲ-V wafers, dies and multiple dies to a patterned silicon-on-insulator substrate [J]. Opt. Mater. Express, 2013, 3(1): 35-46.
- [45] TEKIN T. Review of packaging of optoelectronic, photonic, and MEMS components [J]. IEEE J. Sel. Top. Quantum Electron., 2011, 17(3): 704-719.
- [46] 王中武. 硅基异质集成Ⅲ-V激光器倒装键合关键技术研究 [D]. 南京:东南大学,2021.
  WANG Z W. Research on Key Technologies of Flip-chip Bonding of Heterogeneously Integrated Ⅲ-V-on-Silicon Laser
  [D]. Nanjing: Southeast University, 2021. (in Chinese)
- [47] HUTTER M. Verbindungstechnik Höchster Zuverlässigkeit für Optoelektronische [M]. Komponenten: Fraunhofer-Verlag, 2009.
- [48] SHIMIZU T, ISHIZAKA M, HATORI N, et al. Multi-channel hybrid integrated light source for ultra-high-bandwidth optical interconnections and its structural optimization for low power consumption by considering thermal interference between LD arrays [J]. Trans. Jpn. Inst. Electron. Packag., 2014, 7(1): 94-103.
- [49] NAKAMURA T, YASHIKI K, MIZUTANI K, et al. Fingertip-size optical module, "Optical I/O Core", and its application in FPGA [J]. IEICE Trans. Electron., 2019, E102C(4): 333-339.
- [ 50 ] ARAKAWA Y, NAKAMURA T, KWOEN J. Quantum dot lasers for silicon photonics [J]. Semiconduct. Semimet., 2019, 101: 91-138.

- [51] 王子昊, 王霆, 张建军. 硅基光电异质集成的发展与思考 [J]. 中国科学院院刊, 2022, 37(3): 360-367
  WANG Z H, WANG T, ZHANG J J. Development and thinking of silicon photonics heterogenous integration [J]. Bull. Chin. Acad. Sci., 2022, 37(3): 360-367. (in Chinese)
- [52] LI W, CHEN S, TANG M, et al. Effect of rapid thermal annealing on threading dislocation density in III V epilayers monolithically grown on silicon [J]. J. Appl. Phys., 2018, 123(21): 215303.
- [53] LI Q, WAN Y T, LIU A Y, et al. 1.3-µm InAs quantum-dot micro-disk lasers on V-groove patterned and unpatterned (001) silicon [J]. Opt. Express, 2016, 24(18): 21038-21045.
- [54] NORMAN J C, JUNG D, WAN Y T, et al. Perspective: The future of quantum dot photonic integrated circuits [J]. APL Photon., 2018, 3(3): 030901.
- [ 55 ] WANG Z C, TIAN B, PANTOUVAKI M, et al. Room-temperature InP distributed feedback laser array directly grown on silicon [J]. Nat. Photon., 2015, 9(12): 837-842.
- [56] PARK J S, TANG M C, CHEN S M, et al. Heteroepitaxial growth of Ⅲ V semiconductors on silicon [J]. Crystals, 2020, 10(12): 1163.
- [ 57 ] SELVIDGE J, NORMAN J, HUGHES E T, et al. Defect filtering for thermal expansion induced dislocations in III-V lasers on silicon [J]. Appl. Phys. Lett., 2020, 117(12): 122101.
- [ 58 ] CHEN S M, LI W, WU J, et al. Electrically pumped continuous-wave III-V quantum dot lasers on silicon [J]. Nat. Photon., 2016, 10(5): 307-311.
- [ 59 ] LIANG D, SRINIVASAN S, DESCOS A, et al. High-performance quantum-dot distributed feedback laser on silicon for high-speed modulations [J]. Optica, 2021, 8(5): 591-593.
- [ 60 ] TOURNIÉ E, BARTOLOME L M, CALVO MRIO, et al. Mid-infrared III-V semiconductor lasers epitaxially grown on Si substrates [J]. Light. Sci. Appl., 2022, 11(1): 165.
- [ 61 ] CHEN S M, LIAO M Y, TANG M C, et al. Electrically pumped continuous-wave 1. 3 μm InAs/GaAs quantum dot lasers monolithically grown on on-axis Si (001) substrates [J]. Opt. Express, 2017, 25(5): 4632-4639.
- [ 62 ] WANG Y, CHEN S M, YU Y, et al. Monolithic quantum-dot distributed feedback laser array on silicon [J]. Optica, 2018, 5(5): 528-533.
- [ 63 ] KWOEN J, JANG B, LEE J, et al. All MBE grown InAs/GaAs quantum dot lasers on on-axis Si (001) [J]. Opt. Express, 2018, 26(9): 11568-11576.
- [ 64 ] LIAO M Y, CHEN S M, LIU Z X, et al. Low-noise 1. 3 μm InAs/GaAs quantum dot laser monolithically grown on silicon [J]. Photon. Res., 2018, 6(11): 1062-1066.
- [ 65 ] KWOEN J, JANG B, WATANABE K, et al. High-temperature continuous-wave operation of directly grown InAs/GaAs quantum dot lasers on on-axis Si (001) [J]. Opt. Express, 2019, 27(3): 2681-2688.
- [ 66 ] WAN Y T, ZHANG S, NORMAN J C, et al. Tunable quantum dot lasers grown directly on silicon [J]. Optica, 2019, 6 (11): 1394-1400.
- [ 67 ] WAN Y T, NORMAN J C, TONG Y Y, et al. 1.3 μm quantum dot-distributed feedback lasers directly grown on (001) Si [J]. Laser Photon. Rev., 2020, 14(7): 2000037.
- [ 68 ] WANG Y L, WANG Y L, MA B, et al. InAs/GaAs quantum-dot lasers grown on on-axis Si (001) without dislocation filter layers [J]. Opt. Express, 2023, 31(3): 4862-4872.
- [ 69 ] LV Z R, WANG S, WANG S L, et al. Ultra-high thermal stability InAs/GaAs quantum dot lasers grown on on-axis Si (001) with a record-high continuous-wave operating temperature of 150 °C [J]. Opt. Express, 2023, 31(15): 24173-24182.
- [70] WEI W Q, WANG J H, ZHANG B, et al. InAs QDs on (111)-faceted Si (001) hollow substrates with strong emission at 1 300 nm and 1 550 nm [J]. Appl. Phys. Lett., 2018, 113(5): 053107.
- [71] VOLZ K, BEYER A, WITTE W, et al. GaP-nucleation on exact Si (0 0 1) substrates for III/V device integration [J]. J. Cryst. Growth, 2011, 315(1): 37-47.
- [72] FENG K Y, SHANG C, HUGHES E, et al. Quantum dot lasers directly grown on 300 mm Si wafers: planar and in-pocket [J]. Photonics, 2023, 10(5): 534.
- [73] LIU Z Z, HANTSCHMANN C, TANG M C, et al. Origin of defect tolerance in InAs/GaAs quantum dot lasers grown on silicon [J]. J. Lightwave Technol., 2020, 38(2): 240-248.

- [74] KAGEYAMA T, NISHI K, YAMAGUCHI M, et al. Extremely high temperature (220 °C) continuous-wave operation of 1 300-nm-range quantum-dot lasers [C]. 2011 Conference on Lasers and Electro-optics Europe and 12th European Quantum Electronics Conference (CLEO EUROPE/EQEC), Munich, 2011: 1.
- [75] GRILLOT F, NORMAN J C, DUAN J N, et al. Physics and applications of quantum dot lasers for silicon photonics [J]. Nanophotonics, 2020, 9(6): 1271-1286.
- [76] SHANG C, HUGHES E, WAN Y T, et al. High-temperature reliable quantum-dot lasers on Si with misfit and threading dislocation filters [J]. Optica, 2021, 8(5): 749-754.
- [77] WEI W Q, HE A, YANG B, et al. Monolithic integration of embedded Ⅲ V lasers on SOI [J]. Light. Sci. Appl., 2023, 12(1): 84.
- [78] HUANG J, WEI W T, SELVIDGE J, et al. Perspectives on advances in quantum dot lasers and integration with Si photonic integrated circuits [J]. ACS Photonics, 2021, 8(9): 2555-2566.



张楠(1984-),男,吉林四平人,博士,助理研究员,2014年于中国科学院大学获得博士学位,主要从事半导体激光器及光电集成技术等研究。 E-mail: zhangn06@pcl.ac.cn